您的当前位置:首页正文

基于FPGA的高速ADC采样数据接收缓存方法和系统[发明专利]

2023-09-09 来源:钮旅网
专利内容由知识产权出版社提供

专利名称:基于FPGA的高速ADC采样数据接收缓存方法和系

专利类型:发明专利

发明人:李海涛,阮林波,田晓霞,田耕,渠红光,张雁霞,王晶,李

显宝

申请号:CN201410613495.5申请日:20141104公开号:CN104407998A公开日:20150311

摘要:本发明提供一种基于FPGA的高速ADC采样数据接收缓存方法和系统,该系统主要包括数据接收延时单元,数据降速单元,时钟接收延时单元,时钟处理单元,数据组合存储单元,控制单元。在FPGA内部,数据降速单元对数据信号进行降速,时钟信号使用双沿锁存数据,数据延时单元对多对数据信号进行延时调整,保证多对数据信号同时跳变,且时钟信号的跳变沿位于数据信号的中心,之后数据组合单元对展宽降速后的数据进行组合排列,恢复出实际的波形数据,存储到数据存储单元。该方法和系统可以同时接收多路数据信号及伴随数据的时钟信号,实现数据信号的循环存储、预触发记录、顺序读出等功能。

申请人:西北核技术研究所

地址:710024 陕西省西安市69信箱

国籍:CN

代理机构:西安智邦专利商标代理有限公司

代理人:王少文

更多信息请下载全文后查看

因篇幅问题不能全部显示,请点此查看更多更全内容