您的当前位置:首页正文

74Ls192

2023-07-13 来源:钮旅网
实验四 触发器及其功能转换

一、实验目的

1、掌握基本RS、JK、D和T触发器的逻辑功能 2、掌握集成触发器的逻辑功能及使用方法 3、熟悉触发器之间相互转换的方法 二、实验原理

触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。 1、基本RS触发器

图4-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和“保持”三种功能。通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;

R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状

态保持;S=R=0时,触发器状态不定,应避免此种情况发生,表9-1为基本RS触发器的功能表。

基本RS触发器。也可以用两个“或非门”组成,此时为高电平触发有效。 表4-1 输 入 S 输 出 Qn+1 1 0 Q φ nn+1Q R 1 0 1 0 0 1 1 0

47

0 1 nQ φ 2、JK触发器

在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚功能及逻辑符号如图4-2所示。 JK触发器的状态方程为

Qn+1 =JQn+KQn

J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。Q与Q 为两个互补输出端。通常把 Q=0、

Q=1的状态定为触发器“0”状态;而把Q=1,Q=0定为“1”状态。

图4-2 74LS112双JK触发器引脚排列及逻辑符号

下降沿触发JK触发器的功能如表4-2

表4-2

输 入 输 出 K × × × 0 0 1 1 × 48

SD 0 1 0 1 1 1 1 1

RD 1 0 0 1 1 1 1 1 CP × × × ↓ ↓ ↓ ↓ ↑ J × × × 0 1 0 1 × Q 1 0 φ Qn 1 0 n+1Q 0 1 φ Q 0 1 Qn nQ nn+1Qn nQ 注:×— 任意态 ↓— 高到低电平跳变 ↑— 低到高电平跳变

Qn(Qn )— 现态 Qn+1(Qn+1 )— 次态 φ— 不定态 JK触发器常被用作缓冲存储器,移位寄存器和计数器。 3、D触发器

在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为 Q=D,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。有很多种型号可供各种用途的需要而选用。如双D 74LS74、四D 74LS175、六D 74LS174等。

图4-3 为双D 74LS74的引脚排列及逻辑符号。功能如表4-3。

图4-3 74LS74引脚排列及逻辑符号

表4-3 表4-4

n+1

n

输 入 输 出 D Qn+1 1 0 φ 1 0 Qn SD 0 1 0 1 1 1

RD CP Qn+1 0 1 φ 0 1 1 0 0 1 1 1 × × × × × × ↑ 1 ↑ 0 ↓ × SD 0 1 1 1

输 入 RD CP 1 × 0 × 1 ↓ 1 ↓ 输出 n+1T Q × 1 × 0 0 Qn 1 Qn Qn 49

4、触发器之间的相互转换

在集成触发器的产品中,每一种触发器都有自己固定的逻辑功能。但可以利用转换的方法获得具有其它功能的触发器。例如将JK触发器的J、k两端连在一起,并认它为T端,就得到所需的T触发器。如图4-4(a)所示,其状态方程为: Qn+1 =TQn +TQn

(a) T触发器 (b) T'触发器

图4-4 JK触发器转换为T、T'触发器

T触发器的功能如表4-4。

由功能表可见,当T=0时,时钟脉冲作用后,其状态保持不变;当T=1时,时钟脉冲作用后,触发器状态翻转。所以,若将T触发器的T端置“1”,如图4-4(b)所示,即得T'触发器。在T'触发器的CP端每来一个CP脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。 同样,若将D触发器 Q端与D端相连,便转换成T'触发器。如图4-5所示。 JK触发器也可转换为D触发器,如图4-6。

图4-5 D转成T' 图4-6 JK转成D

50

5、CMOS触发器

(1)CMOS边沿型D触发器

CC4013是由CMOS传输门构成的边沿型D触发器。它是上升沿触发的双D触 发器,表4-5为其功能表,图4-7为引脚排列。

表4-5

输 入 S 1 0 1 0 0 0 R 0 1 1 0 0 0 CP × × × ↑ ↑ ↓ D × × × 1 0 × 输 出 Qn+1

图4-7 双上升沿D触发器

1 0 φ 1 0 Q n(2)CMOS边沿型JK触发器

CC4027是由CMOS传输门构成的边沿型JK触发器,它是上升沿触发的双JK 触发器,表4-6为其功能表,图4-4为引脚排列。

表4-6

输 入 S 1 0 1 0 0 0 0 0

输 出 Qn+1 1 0 φ Qn 1 0 图4-8 双上升沿J-K触发器

R 0 1 1 0 0 0 0 0 CP J K × × × × × × × × × ↑ ↑ ↑ ↑ 0 1 0 1 0 0 1 1 Qn Q 51

n↓ × ×

CMOS触发器的直接置位、复位输入端S和R是高电平有效,当S=1(或R=1)时,触发器将不受其它输入端所处状态的影响,使触发器直接接置1(或置0)。但直接置位、复位输入端S和R必须遵守RS=0的约束条件。CMOS触发器在按逻辑功能工作时,S和R必须均置0。

三、实验设备与器件

1、+5V直流电源 2、双踪示波器 3、连续脉冲源 4、单次脉冲源 5、逻辑电平开关 6、逻辑电平显示器 7、74LS112(或CC4027) 74LS00(或CC4011) 74LS74(或CC4013) 四、实验内容

1、测试基本RS触发器的逻辑功能

按图4-1,用两个与非门组成基本RS触发器,输入端R、S接逻辑开关的输出插口,输出端 Q、Q接逻辑电平显示输入插口,按表4-7要求测试,记录之。

表4-7 R S Q Q 1 1→0 0→1 0

1→0 0→1 1 0 2、测试双JK触发器74LS112逻辑功能 (1) 测试RD 、SD的复位、置位功能

52

任取一只JK触发器,RD、SD、J、K端接逻辑开关输出插口,CP端接单次脉冲源,Q、Q端接至逻辑电平显示输入插口。要求改变RD,SD(J、K、CP处于任意状态),并在RD=0(SD=1)或SD=0(RD=1)作用期间任意改变J、K及CP的状态,观察Q、Q状态。自拟表格并记录之。 (2) 测试JK触发器的逻辑功能

按表4-8的要求改变J、K、CP端状态,观察Q、Q状态变化,观察触发器状态更新是否发生在CP脉冲的下降沿(即CP由1→0),记录之。 (3) 将JK触发器的J、K端连在一起,构成T触发器。 在CP端输入1HZ连续脉冲,观察Q端的变化。

在CP端输入1KHZ连续脉冲,用双踪示波器观察CP、Q、Q端波形,注意相位关系,描绘之。

表4-8

J K CP 0→1 1→0 0→1 1→0 0→1 1→0 0→1 1→0 Qn+1 Qn=0 Qn=1 0 0 0 1 1 0 1 1

3、测试双D触发器74LS74的逻辑功能 (1) 测试RD 、SD的复位、置位功能

测试方法同实验内容2、1),自拟表格记录。

53

(2) 测试D触发器的逻辑功能

按表4-9要求进行测试,并观察触发器状态更新是否发生在CP脉冲的上升沿(即由0→1),记录之。

表4-9

D 0 1

CP 0→1 1→0 0→1 1→0 Qn+1 Qn=0 Qn=1 (3) 将D触发器的Q端与D端相连接,构成T'触发器。 测试方法同实验内容2、3),记录之。

4、双相时钟脉冲电路

用JK触发器及与非门构成的双相时钟脉冲电路如图4-9所示,此电路是用来将时钟脉冲CP转换成两相时钟脉冲CPA及CPB,其频率相同、相位不同。

分析电路工作原理,并按图4-9接线,用双踪示波器同时观察CP、CPA;CP、CPB及CPA、CPB波形,并描绘之。

图4-9 双相时钟脉冲电路

54

5、乒乓球练习电路

电路功能要求:模拟二名动运员在练球时,乒乓球能往返运转。 提示:采用双D触发器74LS74设计实验线路,两个CP端触发脉冲分别由两 名运动员操作,两触发器的输出状态用逻辑电平显示器显示。 五、实验预习要求 1、复习有关触发器内容 2、列出各触发器功能测试表格

3、按实验内容4、5的要求设计线路,拟定实验方案。 六、实验报告

1、列表整理各类触发器的逻辑功能。

2、总结观察到的波形,说明触发器的触发方式。 3、体会触发器的应用。

4、利用普通的机械开关组成的数据开关所产生的信号是否可作为触发器 的时钟脉冲信号?为什么?是否可以用作触发器的其它输入端的信号?又是为什么?

55

实验五 集成计数器及其设计应用

一、实验目的

1、学习用集成触发器构成计数器的方法 2、掌握中规模集成计数器的使用及功能测试方法 3、运用集成计数计构成1/N分频器 二、实验原理

计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。 计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。

1、用D触发器构成异步二进制加/减计数器

图9-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T'触发器,再由低位触发器的Q端和高一位的CP端相连接。

图9-1 四位二进制异步加法计数器

56

若将图9-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。 2、中规模十进制计数器

CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图9-2所示。

图9-2 CC40192引脚排列及逻辑符号

图中 LD—置数端 CPU—加计数端 CPD —减计数端 CO—非同步进位输出端 BO—非同步借位输出端 D0、D1、D2、D3 —计数器输入端

Q0、Q1、Q2、Q3 —数据输出端 CR—清除端

CC40192(同74LS192,二者可互换使用)的功能如表9-1,说明如下:

表9-1

输 入 CR 1 0 0 0

57

输 出 0 c 0 b 0 a LD CPU × × ↑ 1 CPD D3 D2 D1 D0 Q3 Q2 Q1 Q0 × × × × × 0 × 1 d c b a d × × × × × 0 1 1 加 计 数 减 计 数 ↑ × × × × 当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执行其它功能。

当CR为低电平,置数端LD也为低电平时,数据直接从置数端D0、D1、D2、D3 置入计数器。

当CR为低电平,LD为高电平时,执行计数功能。执行加计数时,减计数端CPD 接高电平,计数脉冲由CPU 输入;在计数脉冲上升沿进行 8421 码十进制加法计数。执行减计数时,加计数端CPU接高电平,计数脉冲由减计数端CPD 输入,表9-2为8421码十进制加、减计数器的状态转换表。

表9-2 输入脉冲数 Q3 输出 Q2 Q1 Q0 加法计数

1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 0 0 0 0 0 减计数

3、计数器的级联使用

一个十进制计数器只能表示0~9十个数,为了扩大计数器范围,常用多个十进制计数器级联使用。

同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号驱动下一级计数器。

图9-3是由CC40192利用进位输出CO控制高一位的CPU端构成的加数级联图。

58

图9-3 CC40192级联电路

4、实现任意进制计数

(1) 用复位法获得任意进制计数器

假定已有N进制计数器,而需要得到一个M进制计数器时,只要M<N,用复位法使计数器计数到M时置“0”,即获得M进制计数器。如图9-4所示为一个由CC40192十进制计数器接成的6进制计数器。 (2) 利用预置功能获M进制计数器

图9-5为用三个CC40192组成的421进制计数器。

外加的由与非门构成的锁存器可以克服器件计数速度的离散性,保证在反馈置“0”信号作用下计数器可靠置“0”。

图9-4 六进制计数器 图9-5 421进制计数器

59

图9-6是一个特殊12进制的计数器电路方案。在数字钟里,对时位的计数序列是1、2、„11,12、1、„是12进制的,且无0数。如图所示,当计数到13时,通过与非门产生一个复位信号,使CC40192(2)〔时十位〕直接置成0000,而CC40192(1),即时的个位直接置成0001,从而实现了1-12计数。

图9-6 特殊12进制计数器

三、实验设备与器件

1、 +5V直流电源 2、 双踪示波器 3、 连续脉冲源 4、 单次脉冲源 5、 逻辑电平开关 6、 逻辑电平显示器 7、 译码显示器

8、 CC4013×2(74LS74) CC40192×3(74LS192) CC4011(74LS00) CC4012(74LS20) 四、实验内容

1、用CC4013或74LS74 D触发器构成4位二进制异步加法计数器。 (1) 按图9-1接线,RD 接至逻辑开关输出插口,将低位CP0 端接单次脉冲源,输出端Q3、Q2、Q3、Q0 接逻辑电平显示输入插口,各SD接高电平“1”。

60

(2) 清零后,逐个送入单次脉冲,观察并列表记录 Q3~Q0 状态。 (3) 将单次脉冲改为1HZ的连续脉冲,观察Q3~Q0的状态。

(4) 将1Hz的连续脉冲改为1KHz,用双踪示波器观察CP、Q3、Q2、Q1、Q0 端波形,描绘之。

5) 将图9-1电路中的低位触发器的Q端与高一位的CP端相连接,构成减法计数器,按实验内容2),3),4)进行实验,观察并列表记录Q3~Q0 的状态。 2、测试CC40192或74LS192同步十进制可逆计数器的逻辑功能

计数脉冲由单次脉冲源提供,清除端CR、置数端LD、数据输入端D3 、D2、D1、D0 分别接逻辑开关,输出端 Q3、Q2、Q1、Q0接实验设备的一个译码显示输入相应插口A、B、C、D;CO和BO接逻辑电平显示插口。按表9-1逐项测试并判断该集成块的功能是否正常。 (1) 清除

令CR=1,其它输入为任意态,这时Q3Q2Q1Q0=0000,译码数字显示为0。清除功能完成后,置CR=0 (2) 置数

CR=0,CPU,CPD 任意,数据输入端输入任意一组二进制数,令LD= 0,观察计数译码显示输出,予置功能是否完成,此后置LD=1。 (3) 加计数

CR=0,LD=CPD =1,CPU 接单次脉冲源。清零后送入10个单次脉冲,观察译码数字显示是否按8421码十进制状态转换表进行;输出状态变化是否发生在CPU 的上升沿。 (4) 减计数

CR=0,LD=CPU =1,CPD 接单次脉冲源。参照3)进行实验。 3、图9-3所示,用两片CC40192组成两位十进制加法计数器,输入1Hz连续计数脉冲,进行由00—99累加计数,记录之。

61

4、将两位十进制加法计数器改为两位十进制减法计数器,实现由99—00递减计数,记录之。

5、按图9-4电路进行实验,记录之。 6、按图9-5,或图9-6进行实验,记录之。 7、设计一个数字钟移位60进制计数器并进行实验。 五、实验预习要求

1、复习有关计数器部分内容 2、绘出各实验内容的详细线路图 3、拟出各实验内容所需的测试记录表格

4、查手册,给出并熟悉实验所用各集成块的引脚排列图 六、实验报告

1、画出实验线路图,记录、整理实验现象及实验所得的有关波形。对实验结果进行分析。

2、总结使用集成计数器的体会。

62

实验六 集成移位寄存器

一、实验目的

1、掌握中规模4位双向移位寄存器逻辑功能及使用方法。

2、熟悉移位寄存器的应用 — 实现数据的串行、并行转换和构成环形计数器。

二、实验原理

1、移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。既能左移又能右移的称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位要求。根据移位寄存器存取信息的方式不同分为:串入串出、串入并出、并入串出、并入并出四种形式。

本实验选用的4位双向通用移位寄存器,型号为CC40194或74LS194,两者功能相同,可互换使用,其逻辑符号及引脚排列如图10-1所示。

图10-1 CC40194的逻辑符号及引脚功能

其中 D0、D1 、D2 、D3为并行输入端;Q0、Q1、Q2、Q3为并行输出端;SR 为右移串行输入端,SL 为左移串行输入端;S1、S0 为操作模式控制端;CR为直接无条件清零端;CP为时钟脉冲输入端。

CC40194有5种不同操作模式:即并行送数寄存,右移(方向由Q0→Q3),左移(方向由Q3→Q0),保持及清零。

63

S1、S0和CR端的控制作用如表10-1。

表10-1 功能 输 入 CP CR 0 1 1 1 1 1 S1 × 1 0 1 0 × S0 × 1 1 0 0 × SR × × DSR × × × SL × × × DSL × × DO × a × × × × D1 × b × × × × D2 × c × × × × D3 × d Q0 0 a 输 出 Q1 0 b Q0 Q2 Q2 0 c Q1 Q3 Q3 0 d Q2 DSL 清除 × 送数 ↑ 右移 ↑ 左移 ↑ 保持 ↑ 保持 ↓ × DSR × × × Q1 nnnn Q3 Q2 Q1Q0nnnn Q3 Q2 Q1Q0 2、移位寄存器应用很广,可构成移位寄存器型计数器;顺序脉冲发生

器;串行累加器;可用作数据转换,即把串行数据转换为并行数据,或把并行数据转换为串行数据等。本实验研究移位寄存器用作环形计数器和数据的串、并行转换。

(1)环形计数器

把移位寄存器的输出反馈到它的串行输入端,就可以进行循环移位, 如图10-2所示,把输出端 Q3 和右移串行输入端SR 相连接,设初始状态Q0Q1Q2Q3=1000,则在时钟脉冲作用下Q0Q1Q2Q3将依次变为0100→0010→0001→1000→„„,如表10-2所示,可见它是一个具有四个有效状态的计数器,这种类型的计数器通常称为环形计数器。图10-2 电路可以由各个输出端输出在时间上有先后顺序的脉冲,因此也可作为顺序脉冲发生器。 表10-2 CP Q0 0 1 1 0 2 0 3 0 图 10-2 环形计数器

Q1 0 1 0 0 Q2 0 0 1 0 Q3 0 0 0 1 64

如果将输出QO与左移串行输入端SL相连接,即可达左移循环移位。

(2)实现数据串、并行转换 ① 串行/并行转换器

串行/并行转换是指串行输入的数码,经转换电路之后变换成并行输出。 图10-3是用二片CC40194(74LS194)四位双向移位寄存器组成的七位串/并行数据转换电路。

图10-3 七位串行 / 并行转换器

电路中S0端接高电平1,S1受Q7控制,二片寄存器连接成串行输入右移工作模式。Q7是转换结束标志。当Q7=1时,S1为0,使之成为S1S0=01的串入右移工作方式,当Q7=0时,S1=1,有S1S0=10,则串行送数结束,标志着串行输入的数据已转换成并行输出了。

串行/并行转换的具体过程如下:

转换前,CR端加低电平,使1、2两片寄存器的内容清0,此时S1S0=11,寄存器执行并行输入工作方式。当第一个CP脉冲到来后,寄存器的输出状态Q0~Q7为01111111,与此同时S1S0变为01,转换电路变为执行串入右移工作方式,串行输入数据由1片的SR端加入。随着CP脉冲的依次加入,输出状态的变化可列成表10-3所示。

65

表10-3

CP 0 1 2 3 4 5 6 7 8 9 Q0 0 0 dO d1 d2 d3 d4 d5 d6 0 Q1 0 1 0 d0 d1 d2 d3 d4 d5 1 Q2 0 1 1 0 d0 d1 d2 d3 d4 1 Q3 0 1 1 1 0 d0 d1 d2 d3 1 Q4 0 1 1 1 1 0 d0 d1 d2 1 Q5 0 1 1 1 1 1 0 d0 d1 1 Q6 0 1 1 1 1 1 1 0 d0 1 Q7 0 1 1 1 1 1 1 1 0 1 说明 清零 送数 右 移 操 作 七 次 送数

由表10-3可见,右移操作七次之后,Q7变为0,S1S0又变为11,说明串行输入结束。这时,串行输入的数码已经转换成了并行输出了。

当再来一个CP脉冲时,电路又重新执行一次并行输入,为第二组串行数码转换作好了准备。

② 并行/串行转换器

并行/串行转换器是指并行输入的数码经转换电路之后,换成串行输出。 图10-4是用两片CC40194(74LS194)组成的七位并行/串行转换电路,它比图10-3多了两只与非门G1和G2,电路工作方式同样为右移。

图10-4 七位并行 / 串行转换器

66

寄存器清“0”后,加一个转换起动信号(负脉冲或低电平)。此时,由于方式控制S1S0为11,转换电路执行并行输入操作。当第一个CP脉冲到来后,Q0Q1Q2Q3Q4Q5Q6Q7的状态为0D1D2D3D4D5D6D7,并行输入数码存入寄存器。从而使得G1输出为1,G2输出为0,结果,S1S2变为01,转换电路随着CP脉冲的加入,开始执行右移串行输出,随着CP脉冲的依次加入,输出状态依次右移,待右移操作七次后,Q0~Q6的状态都为高电平1,与非门G1输出为低电平,G2门输出为高电平,S1S2又变为11,表示并/串行转换结束,且为第二次并行输入创造了条件。转换过程如表10-4所示。

表10-4 CP 0 1 2 3 4 5 6 7 8 9 Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 0 0 0 0 0 0 0 0 0 D1 D2 D3 D4 D5 D6 D7 串 行 输 出 1 0 D1 D2 D3 D4 D5 D6 D7 1 1 0 D1 D2 D3 D4 D5 D6 D7 1 1 1 0 D1 D2 D3 D4 D5 D6 D7 1 1 1 1 0 D1 D2 D3 D4 D5 D6 D7 1 1 1 1 1 0 D1 D2 D3 D4 D5 D6 D7 1 1 1 1 1 1 0 D1 D2 D3 D4 D5 D6 D7 1 1 1 1 1 1 1 0 D1 D2 D3 D4 D5 D6 D7 0 D1 D2 D3 D4 D5 D6 D7 中规模集成移位寄存器,其位数往往以4位居多,当需要的位数多于4位时,可把几片移位寄存器用级连的方法来扩展位数。

三、实验设备及器件

1、 +5V直流电源 2、 单次脉冲源 3、 逻辑电平开关 4、 逻辑电平显示器

5、 CC40194×2(74LS194) CC4011(74LS00) CC4068(74LS30)

67

四、实验内容

1 、测试CC40194(或74LS194)的逻辑功能 按图10-5接线,CR、S1、S0、SL、 SR、D0、D1、D2、D3分别接至逻辑开关的 输出插口;Q0、Q1、Q2、Q3接至逻辑电平 显示输入插口。CP端接单次脉冲源。按 表10-5所规定的输入状态,逐项进行测 试。

图10-5 CC40194逻辑功能测试

(1) 清除:令CR=0,其它输入均为任意态,这时寄存器输出Q0、Q1、Q2、

Q3应均为0。清除后,置CR=1 。

(2)送数:令CR=S1=S0=1 ,送入任意4位二进制数,如D0D1D2D3=abcd,加CP脉冲,观察CP=0 、CP由0→1、CP由1→0三种情况下寄存器输出状态的变化,观察寄存器输出状态变化是否发生在CP脉冲的上升沿。

(2)右移:清零后,令CR=1,S1=0,S0=1,由右移输入端SR 送入二进 制数码如0100,由CP端连续加4个脉冲,观察输出情况,记录之。

(4) 左移:先清零或予置,再令CR=1,S1=1,S0=0,由左移输入端SL 送入二进制数码如1111,连续加四个CP脉冲,观察输出端情况,记录之。 (5) 保持:寄存器予置任意4位二进制数码abcd,令CR=1,S1=S0=0,加CP脉冲,观察寄存器输出状态,记录之。 2、环形计数器

自拟实验线路用并行送数法予置寄存器为某二进制数码(如0100),然后进行右移循环,观察寄存器输出端状态的变化,记入表10-6中。

68

表10-5 清除 CR 0 模 式 S1 × 1 0 0 0 0 1 1 1 1 0 S0 × 1 1 1 1 1 0 0 0 0 0 时钟 CP × ↑ ↑ ↑ ↑ ↑ ↑ ↑ ↑ ↑ ↑ 串 行 SL × × × × × × 1 1 1 1 × SR × 0 1 0 0 × × × × × 输 入 ×××× ×××× ×××× ×××× ×××× ×××× ×××× ×××× ×××× ×××× 输 出 D0 D1 D2 D3 Q0 Q1 Q2 Q3 功能总结 1 1 1 1 1 1 1 1 1 1 × a b c d

表10-6 CP 0 1 2 3 4 Q0 0 Q1 1 Q2 0 Q3 0 3、实现数据的串、并行转换 (1)串行输入、并行输出

按图10-3接线,进行右移串入、并出实验,串入数码自定;改接线路用左移方式实现并行输出。自拟表格,记录之。

(2)并行输入、串行输出

按图10-4接线,进行右移并入、串出实验,并入数码自定。再改接线路用左移方式实现串行输出。自拟表格,记录之。

69

五、实验预习要求

1、复习有关寄存器及串行、并行转换器有关内容。

2、查阅CC40194、CC4011及CC4068 逻辑线路。熟悉其逻辑功能及引脚排列。

3、在对CC40194进行送数后,若要使输出端改成另外的数码,是否一定要使寄存器清零?

4、使寄存器清零,除采用CR输入低电平外,可否采用右移或左移的方法?可否使用并行送数法?若可行,如何进行操作? 5、若进行循环左移,图10-4接线应如何改接?

6、画出用两片CC40194构成的七位左移串 / 并行转换器线路。 7、画出用两片CC40194构成的七位左移并 / 串行转换器线路。 六、实验报告

1、分析表10-4的实验结果,总结移位寄存器CC40194的逻辑功能并写入表格功能总结一栏中。

1、根据实验内容2 的结果,画出4位环形计数器的状态转换图及波形图。 2、分析串 / 并、并 / 串转换器所得结果的正确性。

70

因篇幅问题不能全部显示,请点此查看更多更全内容