A.运算器、控制器、寄存器之间的连接部件
B.运算器、寄存器、主存之间的连接部件
C.运算器、寄存器、外围设备之间的连接部件
D.CPU、主存、外围设备之间的连接部件
答案:D
2.假设某条指令的一个操作数采用一次间址寻址方式,指令中给出的形式地址为1200H,地址为1200H的内存单元中内容为12FCH,地址为12FCH的内存单元的内容为38B8H,而38B8H单元的内容为88F9H,则该操作数的有效地址为()。
A.1200H
B.12FCH
C.88F9H
D.38B8H
答案:B
3.CPU中控制器的功能是()。
A.产生时序信号
B.从主存取出一条指令
C.产生指令操作的译码
D.从主存取出指令,完成指令操作码的译码,并产生有关的操作控制信号,以解释执行该指令
答案:D
4.8086执行一个总线周期最多可传送()字节。
A.1个
B.2个
C.3个
D.4个
答案:B
5.计算机使用总线结构的主要优点是便于实现积木化,缺点是()。
A.地址信息、数据信息和控制信息不能同时出现
B.地址信息和数据信息不能同时出现
C.两种信息源的代码在总线中不能同时出现
D.都不对
答案:C
6.数据寄存器中既能存放源操作数,又能存放结果的称为()。
A.锁存器
B.堆栈
C.累加器
D.触发器
答案:C
7.若十六进制数为A3.5,则相应的十进制数为()。
A.172.5
B.179.3125
C.163.3125
D.188.5
答案:C
8.程序查询方式、中断方式和DMA方式的优先级排列次序为()。
A.程序查询方式、中断方式、DMA方式
B.中断方式、程序查询方式、DMA方式
C.DMA方式、程序查询方式、中断方式
D.DMA方式、中断方式、程序查询方式
答案:D
9.十六进制数6AD对应的十进制数为()。
A.1806
B.1709
C.1526
D.2045
答案:B
10.在CPU的组成中不包括()。
A.运算器
B.存储器
C.控制器
D.寄存器
答案:B
11.三级时序系统提供的三级时序信号是()。
A.指令周期、机器周期、节拍
B.指令周期、机器周期、时钟周期
C.机器周期、节拍、脉冲
D.指令周期、微指令周期、时钟周期
答案:C
12.下列几种存储器中,()是易失性存储器。
A.Cache
B.EPROM
C.Flash Memory
D.CDROM
答案:A
13.使用74LS181这种器件来构成一个16位的ALU,需要使用()片。
A.2
B.4
C.8
D.16
答案:B
14.设一个32位微处理器配有16位的外部数据总线,若时钟频率为50MHz,若总线传输最短周期为4个时钟周期,则总线的最大数据传输率为()。
A.12.5MB/s
B.25MB/s
C.50MB/s
D.16MB/s
答案:B
15.总线的从设备是指()。
A.申请作为从设备的设备
B.被主设备访问的设备
C.掌握总线控制权的设备
D.总线源设备
答案:B
16.3片8259A级联,最多可管理()级中断。
A.24
B.23
C.22
D.21
答案:C
17.在Cache中,常用的替换策略有:随机法RAND、先进先出法FIFO和近期最少使用法LRU,其中与局部性原理密切相关的是()。
A.随机法RAND
B.近期最少使用法LRU
C.先进先出法FIFO
D.都不是
答案:B
18.在补码的加减法中,用两位符号位判断溢出,两符号位为10时,表示()。
A.结果为正数,无溢出
B.结果正溢出
C.结果负溢出
D.结果为负数,无溢出
答案:C
19.CPU的控制总线提供()。
A.数据信号流
B.所有存储器和I/O设备的时序信号及控制信号
C.来自I/O设备和存储器的响应信号
D.B和C
答案:D
20.通道是特殊的处理器,它有自己的(),因此具有较强的并行工作能力。
A.运算器
B.存储器
C.指令和程序
D.以上均有
答案:C
21.伪指令ENDP告诉汇编程序()。
A.宏定义结束
B.过程定义结束
C.段定义结束
D.过程运行结束
答案:B
22.总线上信息的传输总是由()。
A.CPU启动
B.总线控制器启动
C.总线主设备启动
D.总线从设备启动
答案:C
23.以下()表示法主要用来表示浮点数中的阶码。
A.原码
B.补码
C.反码
D.移码
答案:D
24.常用的虚拟存储器寻址系统由()两级存储器组成。
A.主存——辅存
B.Cache——主存
C.Cache——辅存
D.主存——主存
答案:A
25.下列选项中,描述浮点数操作速度的指标是()。
A.MIPS
B.CPI
C.IPCS
D.MFLOPS
答案:D
26.半导体静态存储器SRAM的存储原理是()。
A.依靠双稳态电路
B.依靠定时刷新
C.依靠读后再生
D.信息不再变化
答案:A
27.I/O设备提出中断请求的条件是()。
A.一个CPU周期结束
B.I/O设备工作完成和系统允许
C.CPU开放中断系统
D.总线空闲
答案:B
28.I/O接口中数据缓冲器的作用是()。
A.用来暂存I/O设备和CPU之间传送的数据
B.用来暂存I/O设备的状态
C.用来暂存CPU发出的命令
D.以上全部
答案:A
29.下列选项中,能引起外部中断的事件是()。
A.键盘输入
B.除数为0
C.浮点运算下溢
D.访存缺页
答案:A
30.若用存贮芯片(32K1)构成8086的存贮器系统至少要用()。
A.8片
B.16片
C.32片
D.64片
答案:B
31.系统的主存由RAM和ROM组成。()
A.错误
B.正确
答案:B
32.立即数是不允许被用作目的操作数的。()
A.错误
B.正确
答案:B
33.8086响应INTR请求需要执行两个总线响应周期。A.错误
B.正确
()
答案:B
34.RISC的内部通用寄存器数量相对CISC多。()
A.错误
B.正确
答案:B
35.主存储器只由易失性的随机读写存储器构成。()
A.错误
B.正确
答案:A
36.半导体RAM信息可读可写,且断电后仍能保持记忆。A.错误
B.正确
()
答案:A
37.8086的Ready信号是由外部硬件产生的。()
A.错误
B.正确
答案:B
38.虚存对应用程序员、系统程序员都不透明。A.错误
B.正确
答案:A
39.汇编语言是面向机器的语言。()
A.错误
B.正确
()答案:B
40.及信号是与系统中其它总线主设备有关的信号。()
A.错误
B.正确
答案:B
41.8086的中断入口地址只能放到内存的最低端,即03FFH区域。A.错误
B.正确
答案:B
42.8088的M/IO引脚的低电平表明选通的是I/O接口。()
A.错误
B.正确
()
答案:B
43.虚存对应用程序员、系统程序员都透明。()
A.错误
B.正确
答案:A
44.8086的数据可以存放在几个不连续的段中。()
A.错误
B.正确
答案:B
45.RISC的指令数、寻址方式和指令格式种类相比CISC少。A.错误
B.正确
()
答案:B
46.只有定点数运算才有可能溢出,浮点数运算不会产生溢出。()
A.错误
B.正确
答案:A
47.8255只有三个普通I/O端口,所以它不可作为一个外部中断源去向8086申请中断。()
A.错误
B.正确
答案:A
48.DRAM是易失性RAM,而SRAM中的存储信息是不易失的。()
A.错误
B.正确
答案:A
49.Cache存放当前所有频繁访问的数据,特点是速度最快、容量较小。()
A.错误
B.正确
答案:A
50.只有将两个正数相加时才有可能产生溢出。A.错误
B.正确
答案:A
()
因篇幅问题不能全部显示,请点此查看更多更全内容